Homepage  Il progetto dsy.it è l'unofficial support site dei corsi di laurea del Dipartimento di Scienze dell'Informazione e del Dipartimento di Informatica e Comunicazione della Statale di Milano. E' un servizio degli studenti per gli studenti, curato in modo no-profit da un gruppo di essi. I nostri servizi comprendono aree di discussione per ogni Corso di Laurea, un'area download per lo scambio file, una raccolta di link e un motore di ricerca, il supporto agli studenti lavoratori, il forum hosting per Professori e studenti, i blog, e molto altro...
In questa sezione è indicizzato in textonly il contenuto del nostro forum


.dsy:it. .dsy:it. Archive > Didattica > Corsi A - F > Architettura degli elaboratori e delle reti
 
[Pedersini] Cche con memoria principale
Clicca QUI per vedere il messaggio nel forum
wake
Salve a tutti, avrei un problema in questo esercizio:

Un processore caratterizzato da uno spazio di indirizzamento della memoria principale di 1 GByte e da un bus dati di 16 bit viene dotato di una memoria cache associativa a 2 vie, di capacità totale C = 1 MByte e con linee di 8 parole. Dimensionare la cache, evidenziando le dimensioni di tutti i campi, e disegnarne lo schema circuitale dettagliato. Determinare i valori di: byte offset, word offset, index e tag relativi all’indirizzo: A = 2^20 + 2^15 + 2^10 + 2^5 + 5.

non mi ricordo come trovare il bus indirizzi partendo dalla memoria principale.

Se qualcuno potesse aiutarmi ne sarei grato.
Grazie!!

CowBoy
a) MP 1GB(2^30Byte) dove ogni parola è composta da 16bit(2^1Byte)

b) Dividendo 2^30/2^1 trovi il numero di parole contenute nella MP 2^29Words

c) ceil(log2(2^29))=29bit per gli indirizzi.

Guccio
E il resto dell'esercizio come si fa? Una volta trovata la lunghezza dell'indirizzo come si dimensiona la cache?

Powered by: vbHome (lite) v4.1 and vBulletin v2.3.1 - Copyright ©2000 - 2002, Jelsoft Enterprises Limited
Mantained by dsy crew (email) | Collabora con noi | Segnalaci un bug | Archive | Regolamento |Licenze | Thanks | Syndacate