Pages (11): « 1 2 3 [4] 5 6 7 8 » ... Last » Show 150 posts per page |
.dsy:it. (http://www.dsy.it/forum/)
- Architettura degli elaboratori e delle reti (http://www.dsy.it/forum/forumdisplay.php?forumid=210)
-- [BORGHESE] Info (http://www.dsy.it/forum/showthread.php?threadid=9575)
Ma della macchina a stati finiti avete messo anche STT?
No eh
com'era??
Fattibile?
__________________
"Why, Sir, you find no man at all intellectual who is willing to leave London.
No, Sir, when a man is tired of London, he is tired of life; for there is in London all that life can afford."
(DR SAMUEL JOHNSON 1777)
MSN andrea.poretti(at)hotmail.it
Io si ma mi sa che ho sbagliato.....possibile che uscissero 6 stati???
4 entrate e due uscite e fin lì ok....ma gli stati????
è andata....
mi ha creato grossi problemi il
-3: (addizionatore con anticipazione di rip).
-1: sull'eseguibile. So che è una cosa che non si mangia e poco di più
- oltre ad imprecisioni varie ed un grosso punto di domanda sulla msf (4 stati??)
domanda:
il bistabile era un latch o un flip-flop?
io ho messo 4 stati (e penso che sia giusta cosi')
altro
B
BU
BUS
ogni volta che secchi l'input e sballi la parola vai nello stato altro
l'unica volta che stai in b è quando ti entra un'altra b
ma la tabella l'avete fatta?
stessi 4 stati anche per me
la tabella sì, se sono giusti gli stati dovrebbe esserlo anche la tab
Originally posted by Aung SanSuu Kyi
stessi 4 stati anche per me
la tabella sì, se sono giusti gli stati dovrebbe esserlo anche la tab
chiedeva di "progettare e sintetizzare un controllore (macchina a stati finiti)....." (ho il testo sottomano) quindi tutti i passi che trovi alla slide 27 lez 12, no?
Originally posted by Aung SanSuu Kyi
chiedeva di "progettare e sintetizzare un controllore (macchina a stati finiti)....." (ho il testo sottomano) quindi tutti i passi che trovi alla slide 27 lez 12, no?
A me non è andata poi così tanto male.
La macchina a stati finita l'ho fatta compreso la tabella (anche perchè se non è incompleta)
Poi il bistabile di tipo DT ( io ho messo il flip flop, spero sia giusto)
Ho fatto un pochino di cose sperando di ottenere poi un buon risultato in vista del secondo compitino.
Ma perchè non ha messo l'ALU ho sprecato un sacco di tempo per farla....
Originally posted by mila777
Ma perchè non ha messo l'ALU ho sprecato un sacco di tempo per farla....
[i]
avrei voluto anche una conversione dec-> floating point ieee754 [/B]
quelli che... aspettano i risultati:
oggi ho chiesto a Borghese se nell'esercizio sul bistabile DT intendeva un latch o un flip-flop:
ha ammesso che la domanda era equivoca in quanto un bistabile è semplicemente un dispositivo che può assumere 2 stati (alto-basso, on-off, etc.).
Lui voleva il disegno di un flip-flop master-slave ma ha detto che avrebbe tenuto conto(?) dell'interpretabilità della domanda per chi (come me) ha disegnato un latch DT. sperem!
dice anche che quelli che ha corretto sono andati meglio dell'anno scorso, per quello che può valere....
Bella, allora ho ho azzeccato l'esercizio....
Comunque non per buttare a terra il morale ma Borghese anche l'anno scorso aveva detto che erano andati meglio degli anni precedenti....
Sono usciti i risultati!!
Non mi capacito di una cosa!
Mi sembra di averlo impostato sbagliato l'esercizio della macchina a stati finiti e ho preso 22......sbaglio o se era impostato sbagliato l'insufficienza era sicura?
Vabeh chi se ne frega sono stra felice!!!!
All times are GMT. The time now is 00:42. | Pages (11): « 1 2 3 [4] 5 6 7 8 » ... Last » Show all 152 posts from this thread on one page |
Powered by: vBulletin Version 2.3.1
Copyright © Jelsoft Enterprises Limited 2000 - 2002.